Please use this identifier to cite or link to this item: https://dspace.ctu.edu.vn/jspui/handle/123456789/32040
Full metadata record
DC FieldValueLanguage
dc.contributor.advisorNguyễn, Cao Quí-
dc.contributor.authorVương Thị, Thanh Thảo-
dc.contributor.authorVõ, Quốc Kha-
dc.date.accessioned2020-08-20T06:30:52Z-
dc.date.available2020-08-20T06:30:52Z-
dc.date.issued2019-12-
dc.identifier.urihttps://dspace.ctu.edu.vn/jspui/handle/123456789/32040-
dc.description70 tr.vi_VN
dc.description.abstractTrong quá trình sản xuất các vi mạch bán dẫn sẽ gặp rất nhiều thách thức về yêu cầu độ chính xác nghiêm ngặt và sử dụng phần mềm mô phỏng đắt tiền, nên cần thiết phải mô phỏng và phân tích rủi ro của vi mạch. Vì vậy để giải quyết các vấn đề trên chúng em nghiên cứu và tạo ra một ứng dụng giúp ngƣời thiết kế có thể mô phỏng vi mạch bán dẫn và ƣớc lƣợng tỉ lệ đạt yêu cầu trƣớc khi đƣa ra sản xuất nên chúng em chọn đề tài “Mô hình linh kiện bán dẫn Verilog – A và phƣơng pháp ƣớc lƣợng tỉ lệ vi mạch lỗi”. Đề tài đƣợc xây dựng thông qua việc thiết kế các mô hình linh kiện bán dẫn dựa trên ngôn ngữ mô tả phần cứng Verilog – A và phƣơng pháp ƣớc lƣợng tỉ lệ vi mạch lỗi sử dụng phƣơng pháp Monte Carlo và Quasi Monte Carlo. Kết quả cho thấy ứng dụng có thể mô phỏng và ƣớc lƣợng nhanh tỉ lệ vi mạch lỗi với độ chính xác cao, giải quyết đƣợc những thách thức trong quá trình thiết kế mạch analog.vi_VN
dc.language.isovivi_VN
dc.publishertrường Đại học Cần Thơvi_VN
dc.subjectKỹ thuật Điện Tử - Truyền Thông-
dc.titleMô hình linh kiện bán dẫn Verilog – A và phƣơng pháp ƣớc lƣợng tỉ lệ vi mạch lỗivi_VN
dc.typeThesisvi_VN
Appears in Collections:Trường Bách khoa

Files in This Item:
File Description SizeFormat 
_file_
  Restricted Access
3.08 MBAdobe PDF
Your IP: 3.135.183.1


Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.